草庐IT

$cadence

全部标签

【cadence virtuoso 实践记录(2)_手动计算设计5管_OTA(有源负载差分对)】

【cadencevirtuoso实践记录(2)_手动计算设计5管_OTA(有源负载差分对)】1参数指标2计算过程3仿真过程3.1按照2中计算的W/L搭建原理图3.2仿真结果3.2.1dc仿真3.2.2ac仿真3.2.33dB带宽3.2.4摆率1参数指标工艺SMIC0.18um工作电压VDD=2.5V摆率SR≥20V/us负载电容C_L=2pF3dB带宽f3dBf_{3dB}f3dB​≥1MHz直流增益|Av|≥40功耗P≤0.5mW共模电压V_{ICMR}=[0.8V,1.6V]2计算过程详细过程见手写版3仿真过程3.1按照2中计算的W/L搭建原理图3.2仿真结果3.2.1dc仿真1.设置好2

【cadence 16.6】PSPICE如何添加SPICE模型

在使用cadence的PSPICE进行仿真时,需要将SPICE模型转换之后才能进仿真使用,步骤也非常简单,以ADA4807的添加为例:1.从ADI公司网站上下载元器件的SPICE模型2.打开modeleditor—PspiceA/D3.File—open—选择AllFiles—打开下载的cir文件4.File—SaveAs—删除.cir后缀,存为.lib文件5.File—ExporttoCapturePartLibrary保存为.olb文件6.在仿真工程文件中的Libraries中导入.OLB文件后,在原理图中看到引脚没有清晰的定义,需要根据PspiceModelEditor中的定义进行修改。

cadence allegro忽略DRC和重新显示已忽略DRC

cadenceallegro忽略DRC和重新显示已忽略DRC忽略DRC主要有两种情况:1.这些DRC错误是因为约束管理器的设置不合理,存在不影响制板2.分批处理DRC,隐藏当前暂时不进行解决的DRC,使得界面更清晰1.仅忽略单个DRC警告Find栏勾选DRCerrors光标移至需要隐藏的DRC处右键点击waiveDRC点击OK即可忽略该DRC错误并隐藏其显示。2.重新显示已忽略的DRC警告按照上图,即可重新显示已经忽略的DRC错误,但并不是不再忽略该DRC!!!重新显示出来的DRC颜色与其他未忽略的DRC颜色不同3.取消对DRC警告的忽略按以下步骤单击黄颜色的DRC图标即可(或者或者直接Res

Cadence orcad 批量设置原理图标题栏

前言    作为一份规范的原理图文件,必须要有TitleBlock,一般是在右下角的原理图信息,包括标题,图纸尺寸,设计师,时间,页码等等。这里需要两个操作:一、批量修改TitleBlock的信息二、批量修改TitleBlock模板一、批量修改TitleBlock的信息    当我们设计完原理图以后,可以批量设置此标题栏信息。方法如下:一:鼠标点击第一页,然后按住shift,再点击最后一页,可以全选所有页面。 二:然后点击Edit,>Browse>TitleBlocks三:默认点击确定: 此时会弹出所有包含TitleBlocks的页面:四:按照上面办法选择所有页面,然后Edit > prope

Cadence CIS 元件数据库的配置方法

步骤1:配置mdb文件(数据源文件)配置mdb文件前,需要把数据用access导入excel数据,按照如下例子生成一个mdb文件,然后保存在一个位置在电脑上找到“ODBCDataSources(32-bit)”,可能里面还有个“ODBCDataSources(64-bit)”,实测即便是64位系统,选择32-bit的就可以。打开ODBCDataSources(32-bit),点击右侧Add在下面窗口中双击打开“MicrosoftAccessDriver(*.mdb)”定义并输入数据源名称,然后选择Database路径好了,到这里,数据源添加成功。步骤二:配置CIS(建立dbc文件)打开cade

【cadence17.4窗口显示不全】

orcadcapature17.4菜单显示不全问题的解决#问题的描述最近升级cadence到17.4,体验一下新版本带来的新体验,发现升级后,设置对话框显示不全,看不见确认按钮,给操作带来不好的体验感,可能是软件bug问题,于是经过不断的摸索,终于完美解决此问题,特地分享出来,供大家参考。图一如图一所示看不到确认按钮。#解决方法:引起此问题的原因是新软件对win10系统的字体格式兼容性不是很好,下面给出解决问题的方法:1按住win+r键盘,调出运行命令行,如图2,输入regedit,点击确定按钮,打开注册表2将HKEY_LOCAL_MACHINE\SOFTWARE\Microsoft\Wind

Cadence学习之路(六)元器件封装绘制

一、准备工作首先查看芯片手册中的封装尺寸图,确定封装焊盘坐标位置,以便我们绘制封装。下面以STM32F411芯片的UFQFPN48型封装为例:引脚大小:0.3x1.2mm;左下角第一个引脚坐标为(-2.75mm,-3.7mm) 二、新建封装文件创建封装文件2.1绘图前的参数设置setup--Design Parameter Editor--Design 2.2  设置焊盘路径setup--userPreference--Path--Library将系统默认路径删除,不然会混在一起,后面需要在添加回来三、放置焊盘两种方法放置焊盘:①Layout--Pins  ②Addpin3.1  右侧设置焊盘

Cadence OrCAD: 层次化设计中的电源和地符号

CadenceOrCAD:层次化设计中的电源和地符号层次化设计操作步骤:CadenceOrCAD:层次化设计HierarchicalDesign本文介绍一个小问题:分层设计中的电源和地符号的作用范围。电源符号默认作用范围OrCAD中电源和地符号默认是全局的,也就是,默认同名的电源引脚(可在元件的原理图符号中可以定义)、电源符号在整个工程中都是连通的,不管这个符号在哪一层。Powerandgroundpinsareinvisibleandglobalbydefault.Thismeansthattheyareconnected,onaproject-widebasis,toallpins,pow

cadence中测输出功率方法

题主本周需要解决问题:利用cadence测量电感翻转整流器的输出功率随输出电压变化曲线法1、用输出电压*avearge(电流)  利用瞬态仿真tran,在输出处输入公式waveVsWave(?xVT("/net03")?y(VT("/net03")*average(IT("/V0/PLUS"))))必须用wavevswave函数 直接参数扫描得到横坐标时间纵坐标输出功率的几组随着X变化的图像法2、输出电压电流乘积的积分再除以仿真时间 注:仿真时间必须是周期的整数倍,且必须小于总瞬态仿真时间(integ((VT("/net3")*IT("/V0/PLUS"))0.0010.0014)/0.000

Cadence创建插件焊盘(超详细)

背景:Cadence画封装,在我看来,操作是比较不方便的事儿,所以在此在记录一遍。要画一个插件封装,需要调用画好的焊盘(AD里直接设置即可),另外放置好pin的位置和绘制好边框。包括遇到的bug,详细分享!!!所画的封装如下:一、新建封装1.1打开Cadence其组件AllegroPCBEditor1.2打开软件后,【File】——>【New…】在画封装,新建一个封装,这是一个通用操作。下面就来New一个由于我要画的是PCB封装,所以绘制类型选择【Packagesymbol】,然后命名为DIP1524X3000_26.dra此时刻,处于空白状态!还差焊盘、以及焊盘的分布放置和外框丝印。那么接下