各位同学大家好,欢迎继续做客电子工程学习圈,今天我们继续来讲这本书,硬件系统工程师宝典。上篇我们说到在电源完整性分析时,明确噪声来源可以有效的避免、解决噪声问题。今天我们来看看电源完整性分析中重要的一环,去耦电容的使用。电容实际“长什么样”首先我们要了解一个电容的实际特性,一个真实电容可以看成下图所示的简化模型:电容的简化模型ESL为串联电感、ESR为串联电阻,C为理想电容。根据计算当信号频率为电容谐振频率即:此时容抗和感抗相互抵消,电容的阻抗值最低。如下图所示:电容的阻抗特性图中阻抗最低点对应的频率就是电容的谐振频率22.508MHz。随着频率升高,ESR先逐渐降低,再缓慢上升。可以说从起始
各位同学大家好,欢迎继续做客电子工程学习圈,今天我们继续来讲这本书,硬件系统工程师宝典。上篇我们说到在电源完整性分析时,明确噪声来源可以有效的避免、解决噪声问题。今天我们来看看电源完整性分析中重要的一环,去耦电容的使用。电容实际“长什么样”首先我们要了解一个电容的实际特性,一个真实电容可以看成下图所示的简化模型:电容的简化模型ESL为串联电感、ESR为串联电阻,C为理想电容。根据计算当信号频率为电容谐振频率即:此时容抗和感抗相互抵消,电容的阻抗值最低。如下图所示:电容的阻抗特性图中阻抗最低点对应的频率就是电容的谐振频率22.508MHz。随着频率升高,ESR先逐渐降低,再缓慢上升。可以说从起始
在设计原理图的时候会看到并联的旁路电容,有时是双电容(一大一小),有时是三电容(三个小),例如下图中的一个10uF和一个0.1uF: 在查阅资料的时候看到的解释通常是:芯片供电需要稳定,但是实际电路中会有干扰,10uF滤除低频干扰信号,0.1uF滤除高频干扰信号,二者并联提高滤波的带宽和效果。 但是根据我们学习的理论知识,电容的阻抗是: 电容的阻抗是和容值C成反比的,那10uF的对高频干扰信号的阻抗应该低于0.1uF,那为什么需要一个小电容去滤除高干扰呢? 是因为实际电容模型的问题:实际的电容其实并非只有电容,其更准确的等效模型如下: 模型中的