草庐IT

国产FPGA

全部标签

FPGA以太网入门(三)——UDP测试实验(基于紫光同创)

文章目录标题0致读者1实验任务2简介2.1UDP概述2.2IP协议2.3UDP协议3程序设计3.1总体设计3.2UDP接收模块设计3.3UDP发送模块设计3.4以太网控制模块设计4下载验证5总结标题0致读者此篇为专栏《紫光同创FPGA开发笔记》的第七篇,同时也是FPGA以太网入门的第三篇,记录我的学习FPGA的一些开发过程和心得感悟,刚接触FPGA的朋友们可以先去此博客《FPGA零基础入门学习路线》来做最基础的扫盲。本篇内容基于笔者实际开发过程和正点原子资料撰写,将会详细讲解此FPGA实验的全流程,诚挚地欢迎各位读者在评论区或者私信我交流!UDP是一种面向无连接的传输层协议,属于TCP/IP协

FPGA读取SHT31温湿度传感器(附驱动代码及tb)

一、芯片基本信息SHT30是瑞士盛世瑞恩生产出品的一个温湿度传感器,该SHT3X是一个系列,一共有SHT30/SHT31/SHT35这三个品类,SHT30——低成本版本,±3%RH精度;SHT31——标准版本,±2%RH精度;RH精度SHT35——高端版本,±1.5%RH;一般生活内监测用SHT30即可。SHT30性能参数如下:温度检测范围:5-60℃湿度:20%-80%RH宽电压:2.4-5.5v供电多种测量模式,具备单次检测/循环检测功能,类似单片机的AD采样具备温湿度检测自动应答功能(4Hz),这个对于单片机休眠唤醒很有帮助。可以省去RTC唤醒。具备自检测功能,通过开启加热功能,主动改变

fpga_硬件加速引擎

一什么是硬件加速引擎 硬件加速引擎,也称硬件加速器,是一种采用专用加速芯片/模块替代cpu完成复杂耗时的大算力操作,其过程不需要或者仅需要少量cpu参与。二典型的硬件加速引擎 典型的硬件加速引擎有GPU,DSP,ISP,NPU。硬件加速引擎功能/性能详细描述ISP先进的图像信号处理引擎(ISP)实现实时图像采集,Demosaic,3A2/3D降噪等图像处理功能  硬件加速器的出现,一方面提升了soc的整体计算性能,另一方面,也降低了同等应用场景,对cpu的性能需求。

基于FPGA的QPSK调制解调Verilog代码Quartus仿真

名称:基于FPGA的QPSK调制解调Verilog代码Quartus仿真(文末获取)软件:Quartus语言:Verilog代码功能:基于FPGA的QPSK调制解调1、实现QPSK调制解调功能2、包含调制模块、解调模块、sin,cos载波模块3、使用m序列发生器产生调制信号1.工程文件2.程序文件3.程序编译4.RTL图5.Testbench6.仿真图6.1整体仿真图6.2调制模块仿真图6.3载波模块仿真图6.4解调模块仿真图部分代码展示://QPSK解调模块module QPSK_demodu(    input clk,    input rst, input [7:0] qout,//调

FPGA实现mnist手写数字识别(软件部分)

文章目录FPGA实现mnist手写数字识别①环境配置②数据集及代码下载③代码操作(1)训练模型(2)权重输出(3)关于灰度转换FPGA实现mnist手写数字识别①环境配置使用的环境:tf1.12,具体配置见here:首先打开环境tf1.12,,再安装以下的包:opencv在这里下载“linux-64/opencv3-3.1.0-py36_0.tar.bz2”,通过共享文件夹copy到download文件夹中,在文件夹下打开终端,输入以下命令进行安装:condainstallopencv3-3.1.0-py36_0.tar.bz2matplotlib(时刻注意是py36)condainstall

【数字IC设计/FPGA】FIFO与流控机制

流控,简单来说就是控制数据流停止发送。常见的流控机制分为带内流控和带外流控。FIFO的流水反压机制一般来说,每一个fifo都有一个将满阈值afull_value(almostfull)。当fifo内的数据量达到或超过afull_value时,将满信号afull从0跳变为1。上游发送模块感知到afull为1时,则停止发送数据。在afull跳变成1后,fifo需要能够缓存路径上的data以及上游发送模块停止发流之前发出的所有data。这就是fifo的流控机制。下图是fifo流控机制的示意图。如下图所示,数据data和有效信号vld从模块A产生,经过N拍延时后,输入到FIFO,FIFO产生将满信号a

FPGA-FIF0模型与应用场景(IP核)

什么是FIFOFIFO(FirstInFirstOut),也就是先进先出。FPGA或者ASIC中使用到的FIFO一般指的是对数据的存储具有先进先出特性的一个缓存器,常被用于数据的缓存或者高速异步数据的交互。它与普通存储器的区别是没有外部读写地址线,这样使用起来相对简单,但缺点就是只能顺序写入数据,顺序的读出数据,其数据地址由内部读写指针自动加1完成,不能像普通存储器那样可以由地址线决定读取或写入某个指定的地址。FIFO作用:对于存储的数据,先存入FIFO的先被读出,可以确保数据的连续性1,特征:数据产生速率>数据消耗速率FIFO写入侧位宽>FIFO读出侧位宽2,特征:数据产生速率FIFO写入侧

#FPGA(基础知识)

1.IDE:QuartusII2.设备:Cyclone II EP2C8Q208C8N  3.实验:正点原子-verilog基础知识4.时序图:5.步骤6.代码:

HDL & FPGA 学习 - IP 模块收集,推荐书目,参考

目录2模块收集(不定期更新)2.5数字电路设计实用技术3参考编辑整理by Staok,始于2021.2且无终稿。转载请注明作者及出处。整理不易,请多支持。本文件是“瞰百易”计划的一部分,尽量遵循“二项玻”定则,致力于与网络上碎片化严重的现象泾渭分明!本文系广泛撷取、借鉴和整理,适合刚入门的人阅读和遵守,已经有较多经验的人看一看图个乐,如有错误恭谢指出!本文已经是长期积累和堆叠而形成一定规模,不必按照从前到后的顺序去看,可以挑感兴趣的章节去看。本文为简述风格,本意即记录要点和便于快速拾起。本文对应的 Github/Gitee 仓库地址,本文最新的原文和一些源码、备查手册等等均放在里面。2模块收集

基于FPGA的5位(有符号位)定点整数的原码乘法器Verilog代码Quartus仿真

名称:基于FPGA的5位(有符号位)定点整数的原码乘法器Verilog代码Quartus仿真(文末获取)软件:Quartus语言:Verilog代码功能:组成原理第二次实验内容: 设计实现5位(包括符号位)定点整数的原码乘法器,分别由移位加和全加器阵列结构实现,比较两种结构的运算速度(输入乘数到输出积的时间)和硬件资源(逻辑门和触发器的个数)。 可以画原理图或者写verilog程序,quartus或者modelsim仿真,可编程逻辑器件实现。1.原码阵列乘法器结构参考教材上的结构,电路结构如下:其中的阵列乘法器结构如下: 2.移位加实现的乘法器结构参考我补充的内容,数据通路图如下:控制器状态流