草庐IT

紫光同创FPGA

全部标签

平时积累的FPGA知识点(7)

平时在FPGA群聊等积累的FPGA知识点,第七期:11描述扇出的xilinx官方文档是?解释:ug94912在BD中如何指定某个IP用global,其他的用OOC模式?因为某个模块引用的IP带着XPM,综合不了解释:无法单独指定IP的使用方式。13–hier_fanout_limit是全局的吗(arg表示数字,使用方式例如opt_design–hier_fanout_limit1000)解释:是的,这一条命令对所有层次的子模块都起作用14report_design_analysis–logic_distribution_level中的报告的路径中过的高扇出的net,但是report_hign_

FPGA_工程_基于rom的vga显示

一框图二代码修改moduleDisplay#( parameterH_DISP=1280, parameterV_DISP=1024,parameterH_lcd=12'd150,parameterV_lcd=12'd150,parameterLCD_SIZE=15'd10_000)( inputwire clk, inputwire rst_n, inputwire [11:0] lcd_xpos, //lcdhorizontalcoordinate inputwire [11:0] lcd_ypos, //lcdverticalcoordinate outputwire[23

FPGA实现DDR3读写操作,乒乓操作——FPGA学习笔记1

前言笔者:人生建议从第四章开始看。。。。一、初认SDRAM物理Bank:传统内存系统为了保证CPU的正常工作,必须一次传输完CPU在一个传输周期内所需的数据。而CPU在一个传输周期能接受的数据容量就是CPU数据总线的位宽当时控制内存与CPU之间数据交换的北桥芯片也因此将内存总线的数据单位是bit(位)位宽等同于CPU数据总线的位宽,而这个位宽就称之为物理Bank(PhysicalBank)的位宽。芯片位宽:每一片SDRAM缓存芯片本身的位宽。CPU需要多少位宽数据,SDRAM就要提供多少位宽数据,位宽不够使用多片SDRAM级联。、二、SDRAM操作时序        1、SDRAM操作指令CS

【FPGA/verilog -入门学习2】verilog 生成上升沿下降沿脉冲

需求1:使用脉冲边沿检测法设计一个上下降沿检测功能使用脉冲边沿检测法设计一个上下降沿检测功能1,使用clk脉冲来临时pluse移位赋值preg1preg2preg1比pluse晚一个时钟,preg2比preg1晚一个时钟在利用与/非指令合并,生成上升沿的一个脉冲的r_pluser_pluse[0]r_pluse[1]2,代码实现vlg_design//*使用脉冲边沿检测法设计一个上下降沿检测功能*//`timescale1ns/1psmodulevlg_design(inputclk,//100Minputpulse,//inputrest_n,outputo_pulse_pos,//输出pl

C++ 应用程序使用 mmap 通过 PCI 在用户区与 FPGA 通信

首先,我是Linux编程的新手,如果这没有意义,或者我找错了树,请向我指出正确的方向,我深表歉意。我正在尝试编写一个cpp应用程序,以在用户区通过pci总线与FPGA通信。到目前为止,我编写的代码枚举了/sys/bus/pci/devices中的目录,检查设备和供应商文件以找到正确的文件。找到设备后,我知道我需要写入的映射区域以某种方式由资源[n]文件表示,但我不确定如何使用它们来读取/写入某些值。从为另一个操作系统编写的代码中,我知道我想与PCI设备的BAR1对话,我(尝试)这样做的方式是使用mmap(这是正确的方式吗?)。首先,我使用O_RDWR获取到/sys/bus/pci/de

FPGA开发技巧备忘录——如何修改vivado IP源码

提示:文章写完后,目录可以自动生成,如何生成可参考右边的帮助文档FPGA开发技巧备忘录——如何修改vivadoIP源码为什么要修改IP核内的源码如何修改IP核内的源码风险提示为什么要修改IP核内的源码说如何之前,先说为什么。之所以要写这篇文章是因为前段时间完整的看过了一遍7系列的transceiver,里面提到了,当在使用中需要复位RXlane和TXlane的时候,我们都可以使用GTRXRESET和GTTXRESET。我们顺着代码看下去的时候看到了在gtwizrd_0_init.v文件中的parameter参数EXAMPLE_USE_CHIPSCOPE,需要将其设置为1,gtX_gttxres

国外大学生都用FPGA做什么项目(十一)

看看国外大学的FPGA开发项目国外大学生都用FPGA做什么项目(二)据我了解,目前国内很多大学是没有开设FPGA相关课程的,所以很多同学都是自学,但是自学需要一定的目标和项目,今天我们就去看看常春藤盟校CornellUniversity康奈尔大学开设的FPGA项目课程,大部分课程是有源码的,而且和国内使用习惯类似都是Verilog开发,还是很有借鉴意义的。项目链接https://people.ece.cornell.edu/land/courses/ece5760/FinalProjects/项目介绍Fall2010开发板CycloneIIFallingSandGame-FallingSand

【FPGA静态时序分析与时序约束_1】基础知识总结1

【FPGA静态时序分析与时序约束1】基础知识总结0、前言【废话计划】今天开始学习FPGA静态时序分析与时序约束,计划15天内学习完!!!1、为什么要时序约束?简而言之:不加时序约束,可能会出现错误(也可能,不出现,看缘分)。一般对于高速传输场景添加时序约束,以确保数据准确。2、什么是时序分析?针对设计电路,添加是时序约束后,分析系统是否满足设定的时序要求。当时序约束要求过高时,要么降低要求,要么更换更加高速的器件。例如:一个信号需要从输入到输出在FPGA内部经过一些逻辑延时和路径延时。我们的系统要求这个信号在FPGA内部的延时不能超过13ns,而开发工具在执行过程中会找到一些可能的布局布线方式

全定制FPGA硬件电路设计实现最大公约数求取算法(Quartus II)

目录一、设计需求二、设计工具及版本三、设计原理及结构方案四、电路设计描述1. 32位D触发器2.32位多路选择器3.32位减法器4.32位求余电路5.GCDOUT信号产生电路6.DONE_L信号产生电路五、仿真激励设计方案及电路仿真结构六、设计总结当前,FPGA设计在很多场合得到了广泛的应用,如集成电路设计、SoC开发等领域。常规的设计方法采用硬件描述语言或高级综合的方式对功能进行描述,优点是设计周期较短,便于调试,然而难以满足对性能要求较高的场合。因此,笔者尝试采用纯硬件电路的方式,针对基本的数学运算进行设计。本文为采用硬件电路实现最大公约数的求取算法。一、设计需求已知最大公约数的求取算法如

基于FPGA和MCU的互相关算法实现--超声流量测量

基于FPGA和MCU的互相关算法实现--超声流量测量1引言2摘要3FPGA方案设计3.1为什么需要FPGA3.2FPGA数据采集模块框图3.3Interface接口设计3.4ADC接口模块设计3.5Regcontrol模块3.6PWM产生模块3.7控制模块4MCU互相关算法设计4.1通信接口4.2互相关算法模块4.2.1数据采集模块4.2.2互相关计算5仿真验证5.1FPGA部分仿真5.2MCU部分仿真6总结1引言超声流量计是一种工业上应用于液体,气体的非接触式测量仪器,具有测量精度高,安装方便的特点,目前是工业上主流的测量仪器。在市政行业的原水、自来水、中水、污水的计量中,超声流量计具有大量