草庐IT

国产FPGA

全部标签

FPGA高端项目:FPGA基于GS2971的SDI视频接收转HDMI输出,提供3套工程源码和技术支持

目录1、前言免责声明2、相关方案推荐本博已有的SDI编解码方案本方案的SDI接收+图像缩放应用本方案的SDI接收+纯verilog图像缩放+纯verilog多路视频拼接应用本方案的SDI接收+HLS图像缩放+HLS多路视频拼接应用本方案的SDI接收+HLS动态字符叠加输出应用本方案的SDI接收+HLS多路视频融合叠加应用本方案的SDI接收+GTX8b/10b编解码SFP光口传输FPGA的SDI视频编解码项目培训3、详细设计方案设计原理框图SDI相机GS2971BT1120转RGB图像缓存HDMI输出工程1-->源码架构工程2-->源码架构工程3-->源码架构4、工程源码1详解-->SDI转HD

【数字IC精品文章收录】近500篇文章-学习路线-基础知识-接口-总线-脚本语言-芯片求职-安全-EDA-工具-低功耗设计-Verilog-低功耗-STA-设计-验证-FPGA-架构-AMBA-书籍-

数字IC全站文章索引demo版(建议收藏慢慢看)*一、项目说明*1.1索引目的1.2收录原则1.3投稿方式1.4版本迭代二、数字IC学习路线三、通用技能篇*3.1数字电路3.2硬件描述语言(Verilog)3.3linux操作系统3.4C语言3.5微机原理3.6汇编语言3.7计算机组成原理3.8计算机体系架构3.9STA静态时序分析3.10SystemVerilog3.11UVM3.12SVA3.13信号与系统3.14数字信号处理四、总线、接口与协议*4.1UART协议4.2SPI协议4.3I2C协议4.4AMBA协议*4.4.1AHB4.4.2APB4.4.3AXI4.4.4AXI-stre

【FPGA/IC】CRC电路的Verilog实现

前言在通信过程中由于存在各种各样的干扰因素,可能会导致发送的信息与接收的信息不一致,比如发送数据为1010_1010,传输过程中由于某些干扰,导致接收方接收的数据却成了0110_1010。为了保证数据传输的正确性,工程师们发明了一些检错方法,比如奇偶校验和CRC校验。CRC校验(CyclicRedundancyCheck,循环冗余校验)是数据传输过程中常用的一种检错方法,针对要发送的数据,其使用一些特定的多项式可以计算出CRC检验结果,CRC校验结果与原始数据一起传输到接收端。接收端在接收数据的同时按照相同的多项式对接收数据进行校验预算,并将校验结果和接收的结果进行对比,如果二者相同则认为没有

【FPGA】AXI学习

1.什么是AXI?      AXI是ARMAMBA的一部分,AMBA是1996年首次推出的微控制器总线系列。AXI的第一个版本首次包含在2003年发布的AMBA3.0中。发布与2010的AMBA4.0包含了AXI的第二个主要版本,AXI4。      这儿有3种AXI4接口:AXI:用于高性能存储映射需求。AXI4-Lite:用于简单,低吞吐率的内存映射通信。(例如,进出控制器和状态控制器)AXI4-Stream:用于高速流数据。2.AXI如何工作?      AXI规范描述了一个在单AXI主机和AXI从机之间的接口,代表IP核之间相互交换信息。多个内存映射的AXI主从可以使用AXI基础IP

基于FPGA的SM4的算法设计

鱼弦:CSDN内容合伙人、CSDN新星导师、51CTO(Top红人+专家博主)、github开源爱好者(go-zero源码二次开发、游戏后端架构https://github.com/Peakchen) SM4是一种对称加密算法,也被称为SMS4。下面是关于基于FPGA的SM4算法设计的原理详细解释、使用场景解释以及一些相关的文献材料链接和目前正在使用的产品信息:原理详细解释:SM4算法:SM4是一种基于分组密码的对称加密算法,广泛应用于信息安全领域。它使用128位密钥和128位分组大小,通过多轮迭代运算实现加密和解密过程。FPGA:FPGA(Field-ProgrammableGateArra

vscode开发FPGA(1)---TEROS_HDL插件报错

一、TerosHDL:modelsim(vlog-66)报错Error:(vlog-66)Executionofvlib.exefailed解决办法:1.新建modelsim工程,并随意编译一个.v文件,将产生的work目录复制到modelsim安装路径下。2.再将vscode设置verilog>linting>modelsim>work的路径指定到此处。二、TerosHDL:modelsim(vlog-7)报错Error:(vlog-7)Failedtoopendesignunitfile"XXXXX"in xxxxmode解决办法:指定TerosHD的modelsim安装路径至此,我的报错

FPGA | Modelsim仿真

生成vcdmodelsim可以生成vcd文件,假设测试文件为test,内部例化的顶层命名为top.在运行仿真之前终端输入如下代码。vcdadd-filemyvcdfile.vcd-r/test/u_rec_intra_top/*#add-filemyvcdfile.vcd指定vcd文件-r|将内部所有信号添加然后运行仿真,关闭仿真就可以在工程文件夹下看到myvcdfile.vcd了。打开vcd查看波形modelsim是不能直接打开vcd文件的,其查看波形使用的是wlf文件,因此modelsim是通过将vcd转换成wlf文件再进行打开。转换代码和打开如下。vcd2wlfmyvcdfile.vcd

FPGA高端项目:FPGA实现多路视频图像缩放+视频拼接+SDI视频编码输出工程解决方案,提供8套工程源码和技术支持

目录1、前言特别注意免责声明2、相关方案推荐本博已有的SDI编解码方案本方案的SDI解码+HDMI/SDI输出应用本方案的SDI图像缩放应用本方案的SDI图像缩放+视频拼接应用本方案的SDI图像缩放+UDP网络视频发送应用本方案的SDI视频编码输出应用本方案的SDI视频编码SFP光口收发应用FPGA的SDI视频编解码项目培训3、详细设计方案设计原理框图视频源选择动态彩条ov5640i2c配置及采集IT6802i2c配置及采集图像缩放模块详解图像缩放模块使用多路视频拼接算法图像缓存GTX串化SMPTESD/HD/3GSDIIP核VGA时序RGB转BT1120Gv8500驱动器SDI转HDMI盒子

AD9851——FPGA调试(并行模式)

AD9851——FPGA调试(并行模式)工程功能:使用FPGA来调试AD9851芯片,使用的是并行模式芯片手册:AD9851CMOS180MHzDDS/DACSynthesizerDataSheet(Rev.D)(analog.com)管脚功能管脚名称管脚功能D0-D78位数据输入。用于加载32位频率和8位相位/控制字的数据端口。D7=MSB;Do=LSB;D7引脚25也可作为40位串行数据字的输入引脚。PGND6倍参考时钟倍乘器地PVCC6倍参考时钟倍乘器电源W-CLK字量时钟。上升沿将并行或串行频率/相位/控制字异步加载到40位输入寄存器中。FQ_UD更新频率。上升沿异步地将40位输入寄存

FPGA零基础学习之Vivado-FIFO使用教程

FPGA零基础学习之Vivado-FIFO使用教程本系列将带来FPGA的系统性学习,从最基本的数字电路基础开始,最详细操作步骤,最直白的言语描述,手把手的“傻瓜式”讲解,让电子、信息、通信类专业学生、初入职场小白及打算进阶提升的职业开发者都可以有系统性学习的机会。系统性的掌握技术开发以及相关要求,对个人就业以及职业发展都有着潜在的帮助,希望对大家有所帮助。本次带来Vivado系列,FIFO使用教程。话不多说,上货。FIFO的英文全称叫做FirstinFirstout,即先进先出。这也就决定了这个IP核的特殊性,先写进去的数据优先被读出,所以,FIFO是不需要地址信号线的,这也是它的一大特点,通