草庐IT

【紫光同创国产FPGA教程】——PDS安装教程

 本原创教程由深圳市小眼睛科技有限公司创作,版权归本公司所有,如需转载,需授权并注明出处一:软件简介PangoDesignSuite是紫光同创基于多年FPGA开发软件技术攻关与工程实践经验而研发的一款拥有国产自主知识产权的大规模FPGA开发软件,可以支持千万门级FPGA器件的设计开发。该软件支持工业界标准的开发流程,可实现从RTL综合到配置数据流生成下载的全套操作。二:支持平台​三:软件安装一般地,将软件安装在C:\pango\PDS_2022.1;(此为默认安装路径)。软件安装完成后,会在桌面以及程序菜单中添加快捷方式PangoDesignSuite2022.1;在程序菜单PangoDesi

紫光同创FPGA实现HSSTLP高速接口视频传输,8b/10b编解码,OV5640采集,提供PDS工程源码和技术支持

目录1、前言免责声明2、我这里已有的GT高速接口解决方案3、设计思路框架设计框图OV5640摄像头配置及采集视频数据封装按键选择HSSTLP高速收发器详解HSSTLP基本了解HSSTLP之时钟HSSTLP之PCSHSSTLP之PMAHSSTLP之接口说明硬件设计HSSTLPIP调用和配置SFP连接方案选择视频数据对齐视频数据解码图像缓存架构详解架构讲解视频缓存请求AXI总线HMIC_H图像缓存读写逻辑输出视频时序sil9134配置4、PDS工程详解5、上板调试验证并演示准备工作静态演示6、福利:工程源码获取紫光同创FPGA实现HSSTLP高速接口视频传输,8b/10b编解码,OV5640采集,

紫光同创 PDS 软件使用——常用 IP 核的理解与配置

文章目录紫光同创PDS软件使用——常用IP核的理解与配置0致读者1`PLL`IP核1.1实验任务1.2PLLIP核简介1.3IP核配置讲解2单端口`RAM`IP核2.1实验任务2.2单端口RAMIP核简介2.3IP核配置讲解3双端口`RAM`IP核3.1实验任务3.2双端口RAMIP核简介3.3IP核配置讲解4`FIFO`IP核4.1实验任务4.2FIFOIP核简介4.3IP核配置讲解5总结紫光同创PDS软件使用——常用IP核的理解与配置0致读者此篇为专栏《紫光同创FPGA开发笔记》的第三篇,记录我的学习FPGA的一些开发过程和心得感悟,刚接触FPGA的朋友们可以先去此博客《FPGA零基础入门

【紫光同创国产FPGA教程】——PDS与Modelsim联合仿真教程

本原创教程由深圳市小眼睛科技有限公司创作,版权归本公司所有,如需转载,需授权并注明出处一、打开仿真库编译:打开工程,点击PDS的【tools】菜单下的【CompileSimulationLibraries】。 二、设置: 【Simulator】:第三方仿真工具,目前支持ModelSim和QuestaSim,本教程选择ModelSim;【Language】:仿真库用的语言;【Library】:选择usim则是GTP前仿库,vsim则是VOP后仿库,ALL则包括这两种仿真库,默认选择ALL;【Family】:指定芯片系列对应的仿真库进行编译,可支持一次编译多个系列,默认选择ALL。【Compile

紫光同创FPGA实现UDP协议栈带ping功能,基于YT8511和RTL8211,提供2套PDS工程源码和技术支持

目录1、前言免责声明2、相关方案推荐我这里已有的以太网方案紫光同创FPGA精简版UDP方案3、设计思路框架MAC层发送MAC发送模式MAC层接收ARP发送ARP接收ARP缓存IP层发送IP发送模式IP层接收UDP发送UDP接收ICMP应答(ping)CRC校验RGMII转GMII模块以太网测试模块4、PDS工程1:YT8511版本5、PDS工程2:RTL8211版本6、上板调试验证并演示准备工作动态ARP测试ping测试UDP通信测试7、福利:工程代码的获取紫光同创FPGA实现UDP协议栈带ping功能,基于YT8511和RTL8211,提供2套PDS工程源码和技术支持1、前言“苟利国家生死以

紫光同创FPGA实现PCIE测速试验,提供PDS工程和Linux QT上位机源码和技术支持

目录1、前言免责声明2、我已有的PCIE方案3、设计思路框架PCIE硬件设计PCIEIP核添加和配置驱动文件和驱动安装QT上位机和源码4、PDS工程详解5、上板调试验证并演示6、福利:工程代码的获取紫光同创FPGA实现PCIE测速试验,提供PDS工程和LinuxQT上位机源码和技术支持1、前言“苟利国家生死以,岂因祸福避趋之!”大洋彼岸的我优秀地下档员,敏锐地洞察到祖国的短板在于高精尖半导体的制造领域,于是本着为中华民族伟大复兴的中国梦贡献绵薄之力的初心,懂先生站在高略高度和长远角度谋划,宁愿背当代一世之骂名也要为祖国千秋万世谋,2018年7月,懂先生正式打响毛衣战,随后又使出恰勃纸战术,旨在

紫光同创FPGA纯verilog代码实现视频拼接,提供PDS工程源码和技术支持

目录1、前言免责声明2、相关方案推荐我已有的FPGA视频拼接叠加融合方案推荐我已有的紫光同创FPGA图像采集方案推荐我已有的紫光同创FPGA图像缩放方案推荐3、设计思路框架为什么选择OV5640摄像头?视频源选择OV5640摄像头配置及采集动态彩条HDMA图像缓存输入输出视频HDMA缓冲FIFOHDMA控制模块HDMI输出4、PDS工程详解5、上板调试验证并演示准备工作静态演示动态演示6、福利:工程源码获取紫光同创FPGA纯verilog代码实现视频拼接,提供PDS工程源码和技术支持1、前言“苟利国家生死以,岂因祸福避趋之!”大洋彼岸的我优秀地下档员,敏锐地洞察到祖国的短板在于高精尖半导体的制

紫光同创FPGA 多路视频处理:图像缩放+视频拼接显示,OV7725采集,提供PDS工程源码和技术支持

目录1、前言免责声明2、相关方案推荐FPGA图像缩放方案推荐FPGA视频拼接叠加融合方案推荐紫光同创FPGA图像采集方案推荐紫光同创FPGA图像缩放方案推荐紫光同创FPGA视频拼接方案推荐3、设计思路框架为什么选择OV7725摄像头?视频源选择OV7725摄像头配置及采集动态彩条缓冲FIFO图像缩放模块详解设计框图代码框图2种插值算法的整合与选择HDMA图像缓存输入输出视频HDMA缓冲FIFOHDMA控制模块HDMI输出4、PDS工程详解5、上板调试验证并演示准备工作静态演示动态演示6、福利:工程源码获取紫光同创FPGA多路视频处理:图像缩放+视频拼接显示,OV7725采集,提供PDS工程源码

紫光同创FPGA图像视频采集系统,提供2套PDS工程源码和技术支持

目录1、前言免责声明2、紫光同创FPGA相关方案推荐3、设计思路框架视频源选择OV7725摄像头配置及采集OV5640摄像头配置及采集动态彩条HDMA图像缓存输入输出视频HDMA缓冲FIFOHDMA控制模块HDMI输出4、PDS工程1详解:OV7725输入5、PDS工程2详解:OV5640输入6、上板调试验证并演示准备工作静态演示动态演示7、福利:工程源码获取紫光同创FPGA图像视频采集系统,提供2套PDS工程源码和技术支持1、前言“苟利国家生死以,岂因祸福避趋之!”大洋彼岸的我优秀地下档员,敏锐地洞察到祖国的短板在于高精尖半导体的制造领域,于是本着为中华民族伟大复兴的中国梦贡献绵薄之力的初心

紫光同创FPGA纯verilog代码实现图像缩放,两种插值算法任意尺寸缩放,提供3套PDS工程源码

目录1、前言免责声明2、相关方案推荐我这里已有的FPGA图像缩放方案推荐紫光同创FPGA图像采集方案推荐XilinxFPGA图像缩放方案推荐3、设计思路框架为什么选择OV7725摄像头?视频源选择OV7725摄像头配置及采集动态彩条缓冲FIFO图像缩放模块详解设计框图代码框图2种插值算法的整合与选择HDMA图像缓存输入输出视频HDMA缓冲FIFOHDMA控制模块VGA时序和HDMI输出4、vivado和matlab联合仿真5、PDS工程1详解:OV7725输入不缩放6、PDS工程2详解:OV7725输入图像缩小7、PDS工程3详解:OV7725输入图像放大8、上板调试验证并演示准备工作静态演示
12