草庐IT

ic_menu_preferences

全部标签

数字IC前端笔试常见大题整理(简答+手撕)

目录1.简述latch与FF的区别,并用verilog分别实现1bitlatch与DFF。2.IC设计中reset的设计通常有同步reset和异步reset两种方式。3.阐述“时钟抖动”的基本概念,可能产生的原因?在数字逻辑设计中对setuptime和holdtime的影响是什么?4.阐述一下meta-stability的概念及在设计中如何防止。5.给定一个时钟信号clk,设计一个占空比为50%的三分频时钟clk_div3,用Verilog写出这个设计。6.设计一个顶层模块,顶层模块实现一个双口SRAM,一个口只读,一个口只写。试用Verilog写出这个顶层模块的实现。7.根据自己的理解列出经

面经-2023-中兴-数字IC设计

专栏推荐:2023数字IC设计秋招复盘——数十家公司笔试题、面试实录专栏首页:2023数字IC设计秋招复盘——数十家公司笔试题、面试实录专栏内容:笔试复盘篇2023秋招过程中整理的笔试题,来源包括我自己求职笔试以及整理其他同学的笔试。包含华为、中兴、联发科、AMD、大疆、紫光展锐、荣耀、小米、复旦微、星宸、燧原、泰凌微、思特微、瑞芯微、诺瓦、芯合、芯动、芯原、曦华等等公司。面试复盘篇2023秋招过程中自己的面试,主要包括面试全程的问题与我的回答,以及后期自我点评等。包括华为、中兴、小米、zeku、联发科、星宸、禾赛、加特兰、速腾聚创、地平线、芯原等公司。准备工作篇包括求职过程中使用到的资料推荐

MCP4725介绍和STM32模拟IC2驱动

一.MCP4725简单总结为下面几个特点。1路DAC输出12位分辨率I2C接口(标准,快速,高速支持)供电电压2.7-5.5内部EEPROM存储设置I2C地址可配置(A0)(A1、A2内置,默认为‘00’)二.硬件设计MCP4725的管脚定义如图所示,比较简单官方的电路图如下一般上拉电阻选择10K就可以了,后级的比较器看项目需要,可以更换为同相放大器。三.软件设计MCP4725的输出电压由下面的公式计算得出可以理解为VDD除以4096份,我们想要输出相对应的电压只要计算好相对应的份数就可以了。MCP4725采用I2C接口。写命令如图MCP4725带一个EEPROM,可以存储上一次输出的电压指令

Java Development Kit (JDK) directory is not set or invalid. Please, fix it in Preferences -> Externa

JavaDevelopmentKit(JDK)directoryisnotsetorinvalid.Please,fixitinPreferences->ExternalToolsUnityEngine.GUIUtility:ProcessEvent(Int32,IntPtr)(at/Users/builduser/buildslave/unity/build/Modules/IMGUI/GUIUtility.cs:187) 解决方案:javaJDK目录未设置或无效(unity)?我现在正在为我的游戏创建一个密钥库(在unity中),但当我按下addkey按钮时,会弹出一个错误JavaDeve

CMOS PROCESS FLOW 简化版总结 CMOS制造工艺流程 IC后端版图【VLSI】

CMOSPROCESSFLOW简化版总结CMOS制造工艺流程IC后端版图【VLSI】FabricationFacility前言CMOSPROCESSFLOW(CMOS制造工艺流程【全】)ReferenceFabricationFacility前言FabricationFacility:主要包括这些工序:Fabricationsiliconwafer,也就是从砂中提纯单晶硅造wafer,现在主流wafer大小是200mm和300mm。Waferprocessing,就是在wafer上制作芯片。建议可以先看这个视频了解一些形象化的概念:Howaremicrochipsmade?Fabricatio

数字IC设计 - 逻辑综合简介与Design Compiler使用(GUI方式)

逻辑综合定义逻辑综合就是将前端设计工程师编写的RTL代码,映射到特定的工艺库上,通过添加约束信息,对RTL代码进行逻辑优化,形成门级网表。约束信息包括时序约束,线载模型约束,面积约束,功耗约束等。逻辑综合的转换过程逻辑综合主要包含以下三个方面:翻译,门级映射,逻辑优化。Synthesis=Translation+GateMapping+LogicOptimizationTranslation:将Verilog或者VHDL代码转换成GTECH网表(通用的网表格式,与工艺库没关系),然后会转换成和工艺库相关的网表设计文件。GateMapping:将GTECH网表文件进行实际门级电路的映射,映射到标

数字IC设计/FPGA笔试题探讨-芯原

关于2022芯原芯片设计笔试题分析和讨论_by_小秦同学的博客-CSDN博客_芯片设计笔试题文章中提及的“WhichofthefollowingstatementsareTRUEaboutSynthesis?”,参照SynthesisMethodology&NetlistQualificationSynthesisInputsandOutputsInputTiminglibrary(.libor.db)PhysicalLibrary(lef,Milkyway)SDCRTLDEF(ForPhysicalawareSynthesis)TLU+(Synopsys),Qrc(cadence)fileU

Element UI更改下拉菜单el-dropdown-menu样式

ElementUI更改下拉菜单el-dropdown-menu样式源代码:el-dropdown>el-buttontype="default">全部版本iclass="el-icon-arrow-downel-icon--right">i>el-button>el-dropdown-menuslot="dropdown"class="simu-dropdown">el-dropdown-item>黄金糕el-dropdown-item>el-dropdown-item>狮子头el-dropdown-item>el-dropdown-item>螺蛳粉el-dropdown-item>el-dr

ARM-M0内核MCU,内置24bit ADC,采样率4KSPS,传感器、电子秤、体脂秤专用,国产IC

ARM-M0内核MCU内置24bitADC,采样率4KSPSflash64KB,SRAM32KB适用于传感器,电子秤,体脂秤等等

java - 在 Eclipse 上, "Preferences -> General -> Workspace -> Refresh using native hooks or polling"是做什么的?

Eclipse上有这个复选框:首选项->常规->工作区->使用nativeHook或轮询刷新Eclipsedocumentation说:Ifthisoptionisturnedonthentheworkspaceresourceswillbesynchronizedwiththeircorrespondingresourcesinthefilesystemautomaticallyusingnativerefreshproviders(onWindows)orapollingmechanism.从文档和复选框描述中可以看出,Eclipse使用某种操作系统Hook来获取有关文件更改的通知