草庐IT

$cadence

全部标签

Cadence 使用问题总结 20221210更新

开始学习cadence,遇到的一些问题,在此进行总结。问题1 Cadence安装之后点击图标无反应Cadence安装之后点击图标无反应解决:重新安装两次之后,基本表示此台电脑系统不兼容,建议重装系统或者换一台电脑,我选择的后者(点烟.jpg)问题2 打开PCBEditor等时,十分卡,无法操作打开PCBEditor等时,十分卡,无法操作解决:将输入法改成“系统自带”STEP1: STEP2:选择常规STEP3:选择“使用以前版本的微软拼音输入法”问题3 元件封装包下载和使用元件封装包下载和使用解决:下载网站:“UltraLibrarian”按照cadence的版本下载安装包,解压之后,在orC

cadence—virtuosoic617的使用技巧收集区

       这个是我日常使用cadence发现的新的使用内容的收集区,发现书上讲的cadence使用太粗糙了,别人也都没有什么总结,还是自己用到一个记录一个吧,希望自己也能成为大神。       本贴软件使用均基于candencevirtuosoic617及以上版本,ic51版本无法使用。cadence—virtuoso的使用技巧收集区[不定期更新]目录1、model设置1.1、用scs文件保存model批量引用2、有关保存state3、原理图移动视角4、在曲线上标两点求斜率5、选定两个标记(Marker)求增量6、创建增量标记7、原理图symbol自动加Label8、临时删除器件9、关于加

CADENCE/Allegro隐藏铺铜或显示铺铜

Allegro隐藏铺铜或显示铺铜以及单独显示某一层信息在我们在PCB完成后,我们会进行DRC检查,在铺铜网络存在显示时,找DRC标志符号不容易发现,如果要是把铺铜隐藏,PCB中只显示导线,焊盘,过孔。大大的减少了我们的检查DRC的困难。下面我们来进行铺铜隐藏或显示操作,执行Setup>Preferences…如下图所示,只要把对应的命令勾上,铜片将会隐藏。allegro显示铺铜以及隐藏铺铜设置

硬件学习 软件Cadence day02 画原理图的基本操作 (键盘快捷键 , 原理图设计流程 , 从开始到导出网表流程)

1.ORCAD Capture cls 界面的快捷键键盘 按键对应的操作I放大   (可以滚轮操作)O缩小    (可以滚轮操作)W画线Esc退出现在的状态   (画图界面右键 End xxx)N放置网络标号J放置节点  (控制画线时候,两条线连接的时候是否有交点)F放置电源G放置地H元件左右翻转V元件上下翻转R 元件旋转90度B放置总线 (多条线连在一起)Y画多边形 (和画线差不多)T放置标题N线 写名称,(无线连接)ctrl+c复制ctrl +v 粘贴ctrl+s保存文件2.制作stm32f407ZET6 最小系统的原理图  步骤::新建原理图文件--->新建库文件--->放置元件--->

Web3 Jam 参赛秘籍,Flow Cadence 技术指南请查收!

TinTinLand联合Flow举办的首创区块链行业Web3Jam活动正在火热招募中!本次活动以当前最热门的区块链NFT+、NFTfeatured为赛道,面向广大Web2和Web3领域的技术开发者,获得主流用户认可成熟项目与来自Web3的技术和创意的结合,会碰撞出怎样的火花?又将为我们带来怎样精彩纷呈的方案?期待有创造力有想法的开发者在本次Web3Jam活动中探索区块链的无限可能,让我们拭目以待!Flow作为一个面向数字资产和应用的公链,致力于为区块链游戏、应用和数字资产赋能。其凭借多节点体系架构、开发者友好度高、用户准入门槛低等优势,已经发展成为一个由越来越多的品牌和Web3开发者共同打造的

cadence原理图生成网表错误解决方法,出现Unable to open file ......Temp\tmp_pstxnet.dat“ for writing

这个问题困扰我好多天,以至于我每次在家都不敢用笔记本导入网表。,事情的原因是这样的......之前画原理图都是cadence,一直用没有什么问题,突然有一天导出网表的时候发生错误,如图: 打开netlist.log查看,是如下错误: {UsingPSTWRITER16.6.0d001Nov-12-2022at20:09:09}#1ERROR(ORCAP-36019):Unabletoopenfile"C:\Users\......\AppData\Local\Temp\tmp_pstxnet.dat"forwriting.#2ERROR(ORCAP-36018):AbortingNetlist

Cadence 16.6报错ERROR(ORCIS-6245)和ERROR(ORCIS-6250)解决方法

在使用Cadence16.6时,遇到一个报错信息,报错具体内容如下:ERROR(ORCIS-6245):DatabaseOperationFailedPleaseCheckSessionForMoreDetailsERROR(ORCIS-6250):ODBCErrorCode:1021Description:数据被截断。 起因是在使用Reports->CISBillofMaterials->Standard导出器件清单是出现了报错信息,且实际生成的清单中出现物料缺失的现象。同时在使用PartManager更新器件状态时,发现了一个器件状态无法更新的问题,且会出现文首的报错信息。最开始以为是存在

Cadence17.4操作经验

目录Cadence17.4打开原理图1.运行“CaptureCIS17.4”2.打开原理图工程文件*.opjCadence17.4打开原理图1.运行“CaptureCIS17.4” 如上图图标,其程序位置参考如下:D:\Cadence\Cadence_SPB_17.4-2019\tools\bin\Capture.exe2.打开原理图工程文件*.opj如:D:\V1.1\DrvBd\20221103\Hi8040_VB\hi8040_vb.opj建议目录中不要有中文和空格

Cadence 使用笔记

1.软件安装1.1移步吴川斌一条龙安装程序。2.软件说明安装好后,在开始菜单Cadence目录下会产生很多应用程序,感兴趣可以进入文件目录下一一了解。但应用程序非常多,非一时能了解清楚。  2.1原理图设计软件及原理图封装设计软件OrCADCaptureCIS  2.2焊盘设计工具PadDesigner  2.3PCB设计软件及封装设计软件PCBEditor  3.原理图设计原理图设计感觉和其他原理图设计软件类似,有自带的常用元件封装库,简单学习一下原理图封装设计后,即可开干。3.1新建原理图 4.原理图封装设计4.1右下角工具栏 5.焊盘设计5.1界面 6.PCB封装设计6.1添加焊盘6.1

从Altium原理图迁移转换到Cadence OrCAD17.2试用方法

1.OrCAD Capture作为行业标准的PCB原理图输入方式,是当今世界最流行的原理图输入工具之一,具有简单直观的用户设计界面。不管是用于设计模拟电路、复杂的PCB、FPGA和CPLD、PCB改版的原理图修改还是用于设计层次模块,OrCADCapture都能为设计师提供快速的设计输入工具。 2.从OrCADCapture17.2版本开始提供了Altium原理图文件和符号库的完整迁移转换方法。可以利用该方法将Altium的原理图文件迁移转换进入OrCADCapture17.2,让工程师可以随时输入、修改、管理、复用于自己的原理图设计。今天我们一起来学习利用这个接口从Altium原理图迁移转换