草庐IT

复旦微ZYNQ7020全国产替代方案设计

现在国产化进度赶人,进口的芯片只做了个功能验证,马上就要换上国产的。国内现在已经做出来zynq的只有复旦微一家,已经在研制的有上海安路,还有成都华微(不排除深圳国威也在做,毕竟这个市场潜力很大)。使用场景在哪里首先明确一点,Zynq这类ARM+FPGA的异构SOC芯片绝不适用于低成本方案,为什么?使用这类芯片几乎都需要配套DDR3,一片DDR3的价格大概在一百元,这还是进口的价格,国产的更贵;只要使用DDR,就至少需要八层电路板,投一次板多少钱?2千元以上;如果使用复旦微家的FMQL,就会捆绑销售他家的norflash,因为别家的和他不兼容。而且这个norflash还是军温级的,一片1千元以上

FPGAC程序固化——ZYNQ7020

    刚开始学习FPGA的小伙伴们,想必都会遇见到一个问题就是程序固化。在FPGA开发过程中,我们不仅需要编写代码实现所需功能,还需要将这些代码固定在FPGA芯片上,以确保其稳定运行并符合项目需求。尽管此过程听起来可能有些复杂,但它却是使得FPGA成为如此强大工具的关键一环。本篇博客将带领大家走进FPGA程序固化的世界,探索这个重要步骤的背后原理、方法和技巧。希望能够帮助到刚开始学习FPGA的小伙伴们,让我们一同踏入FPGA程序固化的世界吧!过程步骤入下:1、新建一个文件夹,用于存放接下来的工程文件;2、双击打开vivado软件,新建工程: 然后继续点击Next直到 选择完成后,点击Fini

FPGA高端项目:Xilinx Zynq7020系列FPGA 多路视频缩放拼接 工程解决方案 提供4套工程源码+技术支持

目录1、前言版本更新说明给读者的一封信FPGA就业高端项目培训计划免责声明2、相关方案推荐我这里已有的FPGA图像缩放方案我已有的FPGA视频拼接叠加融合方案本方案的XilinxKintex7系列FPGA上的ov5640版本本方案的XilinxKintex7系列FPGA上的HDMI版本本方案的XilinxArtix7系列FPGA上的应用3、设计思路框架设计框图视频源选择ov5640i2c配置及采集动态彩条图像缩放模块详解图像缩放模块使用多路视频拼接算法图像缓存视频输出PL端逻辑工程源码架构PS端SDK软件工程源码架构4、工程代码13详解:掌握2路视频缩放+拼接5、工程代码14详解:掌握4路视频

ZYNQ7020通过网线连接笔记本电脑共享无线网络,可访问外网

一、硬件准备:ZYNQ7020,联网笔记本,网线,UART串口线等。ZYNQ7020没有wifi模块,只有一个千兆网口,可通过网线直接连接到路由器或者连接到笔记本电脑共享网络。通过笔记本共享无线网络比较方便,利于调试,本文主要阐述其实施步骤,以win10系统为例。二、实施步骤1.ZYNQ7020上电,连接USB转串口(UART)和千兆网口。ZYNQ各接口详细连接如下图所示。2.笔记本电脑网络配置:打开设置查看网络状态,可以新增以太网这一网络,点击网络共享中心和更改适配器。在网络共享中心可得知以太网还无法联网。点击更改适配器后,继续点击WLAN的属性,在属性-共享中从上至下依次点击,注意在家庭网

FPGA高端项目:Xilinx Zynq7020系列FPGA多路视频拼接 工程解决方案 提供6套工程源码和技术支持

目录1、前言版本更新说明给读者的一封信FPGA就业高端项目培训计划免责声明2、相关方案推荐我已有的FPGA视频拼接叠加融合方案本方案在XilinxKintex7系列FPGA上的应用本方案在XilinxArtix7系列FPGA上的应用3、设计思路框架视频源选择ov5640i2c配置及采集动态彩条多路视频拼接算法图像缓存视频输出PL端逻辑工程源码架构PS端SDK软件工程源码架构4、工程源码11:掌握1路视频拼接用法5、工程源码12:掌握2路视频拼接6、工程源码13:掌握3路视频拼接7、工程源码14:掌握4路视频拼接8、工程源码15:掌握8路视频拼接9、工程源码16:掌握16路视频拼接10、工程移植

Zynq7020 使用 Video Processing Subsystem 实现图像缩放

1、前言没玩过图像缩放都不好意思说自己玩儿过FPGA,这是CSDN某大佬说过的一句话,鄙人深信不疑。。。目前市面上主流的FPGA图像缩放方案如下:1:Xilinx的HLS方案,该方案简单,易于实现,但只能用于Xilinx自家的FPGA;2:非纯Verilog方案,大部分代码使用Verilog实现,但中间的fifo或ram等使用了IP,导致移植性变差,难以在Xilinx、Altera和国产FPGA之间自由移植;3:纯Verilog方案;本文使用XilinxZynq7000系列FPGAZynq7020实现VideoProcessingSubsystem图像缩放,输入视频源采用OV5640摄像头模组

FPGA高端项目:Xilinx Zynq7020 系列FPGA纯verilog图像缩放工程解决方案 提供3套工程源码和技术支持

目录1、前言版本更新说明给读者的一封信FPGA就业高端项目培训计划免责声明2、相关方案推荐我这里已有的FPGA图像缩放方案本方案在XilinxKintex7系列FPGA上的应用本方案在XilinxArtix7系列FPGA上的应用本方案在国产FPGA紫光同创系列上的应用本方案在国产FPGA高云系列上的应用3、设计思路框架设计框图视频源选择ov5640i2c配置及采集动态彩条图像缩放模块详解图像缩放模块使用图像缓存视频输出PL端逻辑工程源码架构PS端SDK软件工程源码架构4、vivado和matlab联合仿真5、工程代码9详解:掌握图像缩放模块用法6、工程代码10详解:掌握图像缩小操作7、工程代码

ZYNQ 7020 之 FPGA知识点重塑笔记一——串口通信

目录一:串口通信简介二:三种常见的数据通信方式—RS232串口通信2.1实验任务2.2串口接收模块的设计2.2.1代码设计2.3 串口发送模块的设计2.3.1代码设计2.4顶层模块编写2.4.1代码设计2.4.2 仿真验证代码2.4.3仿真结果2.4.4板上验证一:串口通信简介      通信方式一般分为串行通信和并行通信。并行通信是指多比特数据同时通过并行线进行传送。这种传输方式通信线多、成本高,故不宜进行远距离通信,通常传输距离小于30米。串行通信是指数据在一条数据线上,一比特接一比特地按顺序传送的方式。这种运输方式通常节省传输线,大大降低使用成本,但数据传送速度慢。综上可知,串行通信主要

ZYNQ7020联合matlab2021a simulink自动生成代码

说明写本文章的目的是最近和同事学习发现了一种可以通过matlab2021a的simulink自动生成配套zynq7000ip核的方法,尤其是还自带了foc电机控制模块,因此记录一下。步骤1:安装matlab、xilinxvivado2020.2、matlab离线硬件支持包、正版matlab账号(某宝购买)1、由于matlab离线硬件支持包好像从国内下载很麻烦,因此同事有国外的同学帮他下载了配套matlab2021a的离线硬件安装包,所以这里只能用matlab2021a版本了。当然网上也有一些下载方法,但是好像都不管用,比如超简单的Matlab附加功能安装包的安装方法、添加链接描述,但是后面想到

petalinux-2021.1在zynq7020的flash上启动linux

一、前言在电脑上安装虚拟机或者找一个电脑安装linux,用于编译petalinux工程;安装与vivado对应的petalinux-tool;版本信息:1)linux:ubuntu16.04.06;2)vivado:v2021.1;3)petalinux:v2021.1;4)petalinux工程参考bsp:xilinx-zc702-v2021.1-final.bsp;vivado可以在linux中,也可在windows中;离线编译包下载,在petalinux工具下载界面下面就有下载链接,如果是zynq需要下载sstate_arm_2021.1(5.5G),如果是zynqMP需要下载sstat