一、各类存储器简介ROM:只读,只有读接口(读地址、读数据)RAM:可读可写,有读接口(读地址、读数据)和写接口(写使能、写数据、写地址),默认任何时刻都能读,没有读使能,大小和位宽查手册,需要持续供电才能将数据保存在其中(易失性存储器),断电数据丢失单端口RAM:读写共用一个数据通道,读写不能同时进行伪双端口RAM:两个数据通道,一个用来读一个用来写真双端口RAM:两个数据通道,都可以用来读或写DRAM:动态随机存取存储器,数据存储在电容器中,通过保持电荷实现数据存储(比如电容器充电和放电分别为1和0),价格低,消耗功率高,最常用作计算机的主存储器,需要不断刷新(由于电容器内部用于分隔导电板
信号发⽣器的设计与实现1.输出波形:⽅波(占空⽐50%)、锯⻮波、三⻆波、脉冲信号(占空⽐连续可调)、正弦波、任意波等2.输出频率:100KHz3.波形选择:使⽤拨码开关选择思路: 使用FPGA搭建信号发生器DDS,重点是制作能够提前下载进开发板板载ROM的数据文件,这里用到的是mif文件,里面保存了数种波形(正弦波,方波,三角波,锯齿波)的点值,这些点值是由前期采样得来的,然后编写verilog代码,实现功能选择(波形选择等),在quartus中配置所选器件的ROM,将mif文件加载进去,在代码中调用rom中的数据,然后仿真时绘制显示波形,这时显示的是离散的数字信号,可以在仿真端mods
串口发送/接收函数HAL_UART_Transmit();串口发送数据,使用超时管理机制 HAL_UART_Receive();串口接收数据,使用超时管理机制HAL_UART_Transmit_IT();串口中断模式发送 HAL_UART_Receive_IT();串口中断模式接收HAL_UART_Transmit_DMA();串口DMA模式发送HAL_UART_Transmit_DMA();串口DMA模式接收串口中断函数HAL_UART_IRQHandler(UART_HandleTypeDef*huart); //串口中断处理函数HAL_UART_TxCpltCallback(UART_H
目录1.算法描述2.仿真效果预览3.verilog核心程序4.完整verilog1.算法描述 AES,高级加密标准,是采用区块加密的一种标准,又称Rijndael加密法.严格上来讲,AES和Rijndael又不是完全一样,AES的区块长度固定为128比特,秘钥长度可以是128,192或者256.Rijndael加密法可以支持更大范围的区块和密钥长度,Rijndael使用的密钥和区块长度均可以是128,192或256比特.AES是对称加密最流行的算法之一. AES算法在对明文加密的时候,并不是把整个明文一股脑的加密成一整段密文,而是把明文拆分成一个个独立的明文块,每一个明文块长度1
文章目录前言一、便携式数字示波器设计1.1设计原理及思路1.2系统技术指标二、示波器各模块作用2.1LCT2308介绍2.2adc.v模块介绍2.3time_scaler.v模块介绍2.4trigger.v模块介绍2.5vga.v模块介绍三、VGA两种像素数据传递方式四、硬件介绍及结果分析五、工具使用5.1运用逻辑分析仪及Modelism5.2制作嵌入式linux-SD系统启动卡5.3学习HPS和FPGA的地址映射5.4将电脑与开发板通过NFS进行挂载六、设计过程中方向上出现的问题前言 本设计是一个4通道便携式数字示波器,采用DE1-SOC双核心开发板进行设计。示波器的数模转换器采用LCT2
目录前言一、时钟BUFFER使用总结二、普通IO输出时钟信号时的推荐方法使用ODDR前言Xilinx-FPGA开发过程中,关于时钟信号和普通IO信号引入FPGA内部需要遵循一定的使用方法,现在自己一年多使用过的内容做一个总结,也供新手参考。关于BUFFERS原语,主用用于对端口时钟信号及其他重要信号的缓冲和驱动,满足FPGA底层硬件综合布线规则,以正确且充分的利用FPGA全局时钟树资源。一、使用总结1、IBUFG+BUFGIBUFG+BUFG是最常用的使用方法,可以用BUFGP,BUFGP=IBUFG+BUFG。个人经验:如工程设计中使用局时钟树资源,一般使用clockingwizardIP和
前几天给林某人安排了一个基于uart实现串口通讯的任务,之后也是不断修改不断优化,最后使用cutecom软件进行发送和接收,因此在这里记录一下cutecom的使用。(看别人的代码比自己写代码要难多了TvT)具体的程序代码可以参考这个人的这篇博客。这里主要讲解cutecom的使用。1.连接USB转TTL启动Ubuntu,把两个USBtoTTL模块连接好插到自己电脑上,如下图所示:之后可以看到,/dev目录下多了两个文件:ttyUSB0和ttyUSB1。这两个文件就对应着两个先后插入的串口。注:这么做的目的是为了自发自收,即用cutecom和程序之间相互通信,用于检测我们写的程序是否正常。除此之外
回到首页:2023数字IC设计秋招复盘——数十家公司笔试题、面试实录推荐内容:数字IC设计学习比较实用的资料推荐题目背景笔试时间:2022.08.05应聘岗位:FPGA笔试平台:北森题目评价难易程度:★★★☆☆知识覆盖:★★★☆☆超纲范围:☆☆☆☆☆值得一刷:★★★☆☆文章目录不定项选择1.已知74LS138译码器的输入三个使能端(E1=1.E2A=E2B=0)时,地址码A2A1A0=011,则输出Y7~Y0是().2.将输入的二进制代码转换为对应的信号输出的电路为()?3.如果c=a*b,无符号数a和b都是16bit的,那么c应该是多少bit?()4.在下列逻辑电路中,属于组合逻辑电路的是(
0.FPGASelectIO引言 xilinx7系列FPGA的SelectIO。所谓SelectIO,就是I/O接口以及I/O逻辑的总称;说到I/O,咱们必须先提到FPGA的BANK。在7系列的FPGA中,BANK分为HR(High-range)BANK和HP(High-performance)BANK。1.HPBANK只能支持小于等于1.8V电平标准的I/O信号,HPBANK专为高速I/O信号设计,支持DCI(数控阻抗);HPBANK涉及的高速I/O接口类型:GTX、GTH、GTY、GTP、GTZ、GTM;他们都是高速收发器,只是传输速率不同,速率大小为:GTP不同芯片上使用的
一、同步复位定义:从名字来看,同步也就是和时钟同步的关系,一起发生变化。所以同步复位就是只有时钟上升沿到来时,才能产生有效变化;否则,无法产生对系统的复位操作。举个例子如下://一个高电平有效的同步复位的D触发器moduletop_module(inputclk,inputreset,//Synchronousresetinput[7:0]d,output[7:0]q);always@(posedgeclk)beginif(reset)q对应的仿真代码如下`timescale1ns/1psmodulefang();regclk,reset;reg[7:0]d;wire[7:0]q;initia