声明:本专栏所收集的数字IC笔试题目均来源于互联网,仅供学习交流使用。如有侵犯您的知识产权,请及时与博主联系,博主将会立即删除相关内容。笔试时间:2022年8月14日19:00题目类型:单选题(10x4’=40’)多选题(15x4’=60’)文章目录单选题1、下列关于DFTTransition测试行为错误的是2、下列关于MBIST测试描述不正确的是3、下列哪一个因素与动态功耗无关4、以下哪种存储介质是易失性存储?5、对于一个常规的ISP模块,其输入数据的顺序通常都是raster的(即按照光栅扫描顺序输入一张图片,从左到右,从上往下)。对于这种类型的系统中,如果要用一个MxN的滤波核(其中M是宽
从IC版图Layout的视角看待VLSI从设计到流片、FAB制造【VLSI】一、什么是IC版图?1.IC版图基础概念2.工程师使用EDA、CAD工具完成IC版图的布局布线3.经过设计和验证后输出GDSII4.流片tape-out5.Photolithography光刻Mask、Photomask和Photolithography光刻技术的关系二、一名IC版图工程师的视角看待版图设计与芯片生产的关联1.版图设计和FAB工艺制作的区别2.对比绘制Layout和真实的制造工艺步骤什么是Activearea?什么是P-selet、N-selet?为什么N-selectorP-selectmask比Ac
芯片设计验证社区·芯片爱好者聚集地·硬件相关讨论社区·数字verifier星球四社区联合力荐!近500篇数字IC精品文章收录!【数字IC精品文章收录】学习路线·基础知识·总线·脚本语言·芯片求职·EDA工具·低功耗设计Verilog·STA·设计·验证·FPGA·架构·AMBA·书籍Verilog固定优先级仲裁器一、前言二、题目三、原理3.1case/if语句法3.2for循环法3.3补码相与法四、RTL设计4.1case语句法固定优先级仲裁器4.2加法器法固定优先级仲裁器五、仿真5.1case法仿真文件5.2补码相与法仿真文件六、仿真结果分析6.1case法结果分析6.2补码相与法结果分析一
文章目录前言一、输入捕获(含PWMI模式)二、频率测量三、主从触发模式1.主模式2.从模式3.触发源选择四、实操案例1.输入捕获模式测频率2.PWMI模式测频率和占空比总结声明:学习笔记根据b站江科大自化协stm32入门教程编辑,仅供学习交流使用!注意:读完大约需要15分钟,但会收获满满!!前言输入捕获部分一共两个实操案例程序:输入捕获模式测频率、PWMI模式测频率和占空比。测频法利用之前的外设就可实现,如对射式红外传感器计次、定时器外部时钟等稍加改进就可!可自行实验,本次实操用的是测周法注:考虑到初学者可能没有信号发生器,我们借用了上一小节定时器输出比较产生PWM的代码在PA0产生信号波形!
方法先设计2输入的比较器,输入为A,B,输出为MAX(A,B),MIN(A,B)再根据若干二输入比较器,设计四输入的排序算法:如下图所示,AB,CD分别经过2输入比较器,得到B,A,C,D,满足B>A,C>D,则易知,B=MAX(C,B)即为四个数中的最大值,D=MIN(A,D)为四个数中的最小值,至于剩下的A,C,进行比较后,分别为第二大和第三大的数。再根据4输入排序器设计8输入排序器,如下图所示,经过第一轮排序后,有B>C>A>DH>F>E>G再将BCHF进行排序,可得到8个数中的最大值H和次大值B,对ADEG进行排序,可得到8个数中的最小值G和次小值D,最后,对第二轮输出的C,F,A,E
方法先设计2输入的比较器,输入为A,B,输出为MAX(A,B),MIN(A,B)再根据若干二输入比较器,设计四输入的排序算法:如下图所示,AB,CD分别经过2输入比较器,得到B,A,C,D,满足B>A,C>D,则易知,B=MAX(C,B)即为四个数中的最大值,D=MIN(A,D)为四个数中的最小值,至于剩下的A,C,进行比较后,分别为第二大和第三大的数。再根据4输入排序器设计8输入排序器,如下图所示,经过第一轮排序后,有B>C>A>DH>F>E>G再将BCHF进行排序,可得到8个数中的最大值H和次大值B,对ADEG进行排序,可得到8个数中的最小值G和次小值D,最后,对第二轮输出的C,F,A,E
IC学习笔记1——建立时间和保持时间前言为了自己以后需要这些知识的时候,可以方便查阅,仅仅代表自己的观点,不一定正确。一、建立时间和保持时间1.1触发器建立时间、保持时间和传输延迟时间都是和触发器的动态特性有关,因此必须介绍一下触发器,一个简单的触发器除了有输入和输出信号,还有一个触发信号,我们通常称这个信号为时钟信号,只有触发信号的到来,触发器的输出信号才会发生改变,一个简单触发器示意图如下所示:1.2建立时间建立时间(setuptime):时钟沿到来之前输入信号D必须保持稳定的最小时间,如下图所示:1.3保持时间保持时间(holdtime):时钟沿到来之后输入信号D必须保持稳定的时间,如上
IC学习笔记1——建立时间和保持时间前言为了自己以后需要这些知识的时候,可以方便查阅,仅仅代表自己的观点,不一定正确。一、建立时间和保持时间1.1触发器建立时间、保持时间和传输延迟时间都是和触发器的动态特性有关,因此必须介绍一下触发器,一个简单的触发器除了有输入和输出信号,还有一个触发信号,我们通常称这个信号为时钟信号,只有触发信号的到来,触发器的输出信号才会发生改变,一个简单触发器示意图如下所示:1.2建立时间建立时间(setuptime):时钟沿到来之前输入信号D必须保持稳定的最小时间,如下图所示:1.3保持时间保持时间(holdtime):时钟沿到来之后输入信号D必须保持稳定的时间,如上
1、存储器分类图2、用分类对比的方法介绍不同的存储器特点2.1 存储器按照用途分类: 可以分为主存储器(内部存储)和辅助存储器(外部存储)。主存储器是指CPU能直接访问的,有内存、一级/二级缓存等,一般采用半导体存储器;辅助存储器包括软盘、硬盘、磁带、光盘、磁盘阵列等,CPU不能像访问内存那样,直接访问外存,外存要与CPU或I/O设备进行数据传输,必须通过内存进行。2.2 存储器按照存储介质分类: 将存储器分为半导体存储、光学存储和磁性存储三大类。上面这张存储器分类图中,在半导体存储器大类中,按照存储器的实现技术原理来进行详细分类。2.3 RAM和ROM: ROM和RAM都是
1、存储器分类图2、用分类对比的方法介绍不同的存储器特点2.1 存储器按照用途分类: 可以分为主存储器(内部存储)和辅助存储器(外部存储)。主存储器是指CPU能直接访问的,有内存、一级/二级缓存等,一般采用半导体存储器;辅助存储器包括软盘、硬盘、磁带、光盘、磁盘阵列等,CPU不能像访问内存那样,直接访问外存,外存要与CPU或I/O设备进行数据传输,必须通过内存进行。2.2 存储器按照存储介质分类: 将存储器分为半导体存储、光学存储和磁性存储三大类。上面这张存储器分类图中,在半导体存储器大类中,按照存储器的实现技术原理来进行详细分类。2.3 RAM和ROM: ROM和RAM都是